Artikel 1 (Pipelining dan RISC)
1. Pipelining
Prosesor Pipeline yang berputar adalah prosesor baru untuk arsitektur
superscalar komputasi. Ini didasarkan pada cara yang mudah dan pipeline yang
biasa, struktur yang dapat mendukung beberapa ALU untuk lebih efisien dalam
pengiriman dari bagian beberapa instruksi. Daftar nilai arus yang berputar di
sekitar pipa, dibuat oleh dependensi data lokal. Selama operasi normal, kontrol
sirkuit tidak berada pada jalur yang kritis dan kinerja hanya dibatasi oleh data
harga. Operasi mengalir dengan interval waktu sendiri. Ide utama dari Pipeline
Prosesor yang berputar adalah circular uni-arah mengalir dari memori register
oleh pusat waktu logika dan proses secara parallel dari operasi ALU.
Struktur lain yang menggunakan penyelesaian deteksi atau selain penundaan
yang tepat dari pengaturan waktu pusat tetapi karena masalah waktu yang
Syncronization, Pipelines memaksakan sebuah penurunan kinerja. Misalnya
counterflow pipeline prosesor yang dirancang sekitar dua arah, pipa membawa
petunjuk dan argumen dalam satu arah dan hasil yang lainnya b ini dapat
menyebabkan Syncronization masalah antara prosesor.
Pipeline yang berputar menghindari masalah yang hanya melewati data dalam
satu arah. Pada prinsipnya, prosesor dari register terus beredar di sekitar
cincin yang berhubungan dengan berbagai fungsi ALU,-akses memori dan sebagainya
.ada tiap tahap, nilai-nilai yang memeriksa dan disampaikan, kemungkinan
setelah perubahan, tidak signifikan dengan pengeluaran tambahan untuk
sinkronisasi. Dispatched adalah instruksi dari pusat ke fungsi unit yang
memungkinkan beberapa masalah instruksi .
Intruksi pipeline